Descripción
74LS126
El circuito integrado 74126 o subfamilia (74LS126, 74F126, 74S126, 74HCT126,..) contiene cuatro puertas independientes tipo buffer. Las salidas tienen la función de 3 estados y el buffer tiene como características mas significativas de que no es inversor y en el modelo 74LS126 el tiempo de propagación de la señal es de unos 20 ns y la intensidad máxima de las salidas es de 24 mA a nivel bajo.
En este buffer para reducir al mínimo la posibilidad de que dos salidas intentarán tomar un bus común a niveles lógicos opuestos, el tiempo de desactivación es más corto que el de activación de las salidas.
Cuando la entrada de habilitación EN esta desactivada (nivel bajo) la salida la tendremos en alta impedancia, como si no estuviera conectada al circuito. Cuando esta en nivel alto el nivel lógico que tengamos en la entrada A pasara a la salida Y, en niveles altos no es necesario colocar una resistencia de Pull Up.
Este circuito es equivalente al 74125 salvo que la entrada de habilitación EN esta invertida.
Características:
- 4 buffers no inversores
- Salidas tri-estado
- Habilitadores no invertidos
- Fan out: 15 cargas LS-TTL
- Tecnología: TTL
- Muy bajo consumo de potencia, similar a los C.I. CMOS estándar
- Consumo de corriente bajo: 80 μA max.
- Velocidades similares a la familia LS-TTL
- Tiempo de propagación: 11 ns típico
- Voltaje de alimentación: 2 V a 6 V
- Encapsulado: PDIP 14 pines